集成電路設計與驗證(模塊)培訓班 |
培養(yǎng)對象 |
1.理工科背景,有志于數(shù)字集成電路設計工作的學生和轉行人員;
2.需要充電,提升技術水平和熟悉設計流程的在職人員;
3.集成電路設計企業(yè)的員工內訓。
|
入學要求 |
學員學習本課程應具備下列基礎知識:
◆電路系統(tǒng)的基本概念。 |
班級規(guī)模及環(huán)境 |
為了保證培訓效果,增加互動環(huán)節(jié),我們堅持小班授課,每期報名人數(shù)限3到5人,多余人員安排到下一期進行。 |
上課時間和地點 |
上課地點:【上海】:同濟大學(滬西)/新城金郡商務樓(11號線白銀路站) 【深圳分部】:電影大廈(地鐵一號線大劇院站)/深圳大學成教院 【北京分部】:北京中山/福鑫大樓 【南京分部】:金港大廈(和燕路) 【武漢分部】:佳源大廈(高新二路) 【成都分部】:領館區(qū)1號(中和大道) 【沈陽分部】:沈陽理工大學/六宅臻品 【鄭州分部】:鄭州大學/錦華大廈 【石家莊分部】:河北科技大學/瑞景大廈
近開課時間(周末班/連續(xù)班/晚班): 電路設計與驗證:2025年7月14日..用心服務..........--即將開課--......................... |
學時 |
◆課時: 共5天,30學時
◆外地學員:代理安排食宿(需提前預定)
☆注重質量
☆邊講邊練
☆合格學員免費推薦工作
專注高端培訓17年,曙海提供的課程得到本行業(yè)的廣泛認可,學員的能力
得到大家的認同,受到用人單位的廣泛贊譽。
★實驗設備請點擊這兒查看★ |
新優(yōu)惠 |
◆團體報名優(yōu)惠措施:兩人95折優(yōu)惠,三人或三人以上9折優(yōu)惠 。注意:在讀學生憑學生證,即使一個人也優(yōu)惠500元。 |
質量保障 |
1、培訓過程中,如有部分內容理解不透或消化不好,可免費在以后培訓班中重聽;
2、培訓結束后,培訓老師留給學員手機和Email,免費提供半年的技術支持,充分保證培訓后出效果;
3、培訓合格學員可享受免費推薦就業(yè)機會。 。專注高端培訓17年,曙海提供的課程得到本行業(yè)的廣泛認可,學員的能力得到大家的認同,受到用人單位的廣泛贊譽。 |
集成電路設計與驗證(模塊)培訓班 |
·培訓內容
采用IC設計理論與設計實例相結合的方法,講授IC設計與仿真、版圖設計與驗證的完整全定制集成電路設計流程,包括Cadence Spectre-RF,ADE,AMS和Virtuoso設計環(huán)境,Cadence與IC制造廠商的工藝庫配合等培訓與上機實習。講授深亞微米集成電路工藝與器件,CMOS基本單元和時序電路的設計與實例,射頻集成電路(RFIC)設計相關的基本知識,無線通信系統(tǒng)收發(fā)信機結構,RFIC基本功能模塊LNA、Mixer和VCO等的設計方法,RFIC設計實例。講授基于Cadence平臺的全定制IC設計流程,包括原理圖仿真、版圖設計和版圖驗證。
·招生對象
1. IC設計行業(yè)從業(yè)人員,從事IC設計相關職位2年以上工作經驗,大專以上學歷;
2. 從事集成電路設計專業(yè)及相關專業(yè)教師,有三年以上教學經驗,大專以上學歷,有志于職業(yè)培訓指導。(少量)
·課程設置
Cadence培訓主講:
1、 CIC/RFDE introduction
2、 ADE(Analog Design Environment) and AMS (Analog-mixed signal) environment
3、 Cadence Spectre-RF
4、 Accelerated Layout with Virtuoso Platform
5、 Layout Editor Environment (Layout Editor Commands, Creating Pcells, Creating Layout Designs)
6、 DRC, LVS
7、 Deep Submicron Integrated Circuits Technologies and Devices;
8、 CMOS Basic Cell and Sequential Circuit Design
9、 Basis of RFIC (Transmission Line, Smith Chart, Impedance Matching, Scattering Parameters);
10、 Power, Gain, Noise and Nonlinearity of Amplifiers;
11、 Wireless Transceiver Structure;
12、 RFIC Design Basis (LNA,Mixer,VCO);
13、 Radio Frequency Integrated Circuit Design Examples;
14、 RFIC Design Flow on Cadence Platform:Simulation, Layout, Verification。
15、 IC Test and Package.
|